在芯片反向设计领域,世纪芯长期芯片电路修改、网表/电路图反向提取、电路层次化整理、逻辑功能分析、版图提取与设计、设计规则检查调整、逻辑版图验证、单元库替换以及工艺尺寸的缩放等技术服务。通过这些逆向分析手段,我们可以帮助客户了解其他产品的设计,用于项目可行性研究、打开思路、寻找问题、成本核算等,比如:在进入新领域之前,评估、验证自己技术方案和设计思路的可行性;通过对市场上成熟产品的研究,协助解决关键性的技术问题;利用已有产品的市场资源,降低进入壁垒,实现更好的产品兼容性等等。
我们利用先进的聚焦离子束机(FIB)通过刻蚀和沉积的方法能够修改多层布线的集成电路芯片。主要服务项目包括集成电路芯片引线修改(能够修改最小工艺为90nm);集成电路芯片材料和成分鉴定;微电路故障分析(最小尺寸为40nm);制作纳米级的光电子器件、生物传感器件和超到电子器件等。
在芯片反向工程中,网表/电路图提取是非常重要的工作。网表提取的质量和速度直接影响后面整理、仿真和LVS等方方面面的工作。
世纪芯在长期的技术研究中已经成功总结了一套切实可行的规范和方法,可以高质量高速度的提取各种类型电路的网表。如:
网表提取结束后,往往需要进行电路的整理工作,把一个打平(flatten)的电路进行层次化(hiberarchy)整理,形成一个电路的层次化结构,以便理解设计者的设计思路和技巧,同时还能达到查找网表错误的目的。
世纪芯通过对电路的各个层次模块的整理和分析,不仅可以充分理解芯片设计者的设计思想和设计技巧,还可以在分析总结先进设计思路的基础上实现自身设计能力的提高。
世纪芯拥有先进的逻辑功能分析软件,可达到高效准确的分析效果。
逻辑功能分析器:
逻辑功能分析
其主要优势表现在:
☆电路图自动生成和浏览。软件可读入Verilog等多种格式的网表文件,根据网表描述的逻辑关系自动生成可视化的电路图。并且用户可以快速浏览局部电路图,进行器件选择和线网扩展。
☆内置完备的单元符号库。系统提供的单元符号库包含了常用单元的符号图,可以省去用户编辑单元符号图的工作。
☆强大的线网分析功能。用户既可以指定任何一个线网以标号方式显示,来简化电路图,又可利用线网统计分析功能找出某些特征线网,指导电路分析。
☆完善的ERC电学规则检查。电学规则检查包括输入端悬空、输出端短路、无用器件等检查等项目,ERC错误发现后可直接定位到版图进行修正。
☆支持各种常用文件格式,能够输出Verilog、SPICE和EDIF等格式文件。